3D-transistor array based on horizontally suspended silicon nano-bridges grown via a bottom-up technique

© 2014 WILEY-VCH Verlag GmbH & Co. KGaA, Weinheim.

Bibliographische Detailangaben
Veröffentlicht in:Advanced materials (Deerfield Beach, Fla.). - 1998. - 26(2014), 12 vom: 26. März, Seite 1929-34
1. Verfasser: Oh, Jin Yong (VerfasserIn)
Weitere Verfasser: Park, Jong-Tae, Jang, Hyun-June, Cho, Won-Ju, Islam, M Saif
Format: Online-Aufsatz
Sprache:English
Veröffentlicht: 2014
Zugriff auf das übergeordnete Werk:Advanced materials (Deerfield Beach, Fla.)
Schlagworte:Journal Article Research Support, Non-U.S. Gov't VLS bottom-up bridge field effect transistor memory nanowire silicon surround gate