A pulse-based, parallel-element macromodel for ferroelectric capacitors

A pulse-based behavioral model is proposed and implemented in HSPICE. Hysteresis-loop and pulse measurement results are used to extract the model parameters. The model accurately predicts the bitline voltage of a ferroelectric memory testchip

Bibliographische Detailangaben
Veröffentlicht in:IEEE transactions on ultrasonics, ferroelectrics, and frequency control. - 1986. - 47(2000), 4 vom: 28., Seite 784-91
1. Verfasser: Sheikholeslami, A (VerfasserIn)
Weitere Verfasser: Gulak, P G, Takauchi, H, Tamura, H, Yoshioka, H, Tamura, T
Format: Online-Aufsatz
Sprache:English
Veröffentlicht: 2000
Zugriff auf das übergeordnete Werk:IEEE transactions on ultrasonics, ferroelectrics, and frequency control
Schlagworte:Journal Article